RISC-V 手册 v2(一本开源指令集的指南)使 用这个 ISA 的解释和示例也让程序员的工作更容易。和其他 ISA 比较的部分很有意思, 它们解释了 RISC-V 设计者们做出他们的设计决策的原因。 ——Megan Wachs,博士,SiFive 工程师 7 致谢 David Patterson 把这本书献给他的父母: ——给我的父亲 David,我从他那儿继承了创造 力、运动天赋和为正义奋斗的勇气;以及 行车,以及和妻子在沙滩上散步。他们在高中时期就是情侣。在本书的测试版出版几 天后,他们庆祝了 50 周年结婚纪念日。 Andrew Waterman 是 SiFive 的总工程师和联合创始人。SiFive 由 RISC-V 架构的创建 者们建立,旨在提供基于 RISC-V 的低成本定制芯片。他在加州大学伯克利分校获得 了计算机科学博士学位。在那里,他厌倦了现有的指令集架构的变幻莫测,于是共同 -V基金会包括另外25家小公司,5家初创公司 (Antmicro Ltd,Blockstream,Esperanto Technologies,Greenwaves Technologies和SiFive), 4家非营利组织(CSEM,Draper Laboratory,ICT和lowRISC)和6所大学(ETH Zurich, IIT Madras,National University of0 码力 | 164 页 | 8.85 MB | 1 年前3
Guía Práctica de RISC-V:
El Atlas de una Arquitectura Abierta
Primera Edición, 1.0.5creadores de RISC-V tomaron las decisiones de diseño que tomaron. —Megan Wachs, PhD, Ingeniera de SiFive Categoría Nombre Fmt RV32I Base Categoría Nombre Fmt Mnemónico RV Shifts Shift que la edición Beta fuera publicada. Andrew Waterman es el Jefe de Ingeniería y cofundador de SiFive. SiFive fue fundada por los creadores de la arquitectura RISC-V para proporcionar chips a la medida basados Addition (a a a ) del x86-32. . 4 1.4 Una oblea de RISC-V de 8 pulgadas de diámetro diseñada por SiFive. . . . . 6 1.5 Tamaños de programa relativos para RV32G, ARM-32, x86-32, RV32C y Thumb-2. . . .0 码力 | 217 页 | 29.97 MB | 1 年前3
Guia prático RISC-V
Atlas de uma Arquitetura Aberta
Primeira edição, 1.0.0que os criadores do RISC-V tomaram certas decisões de projeto. —Megan Wachs, PhD, Engenheira da SiFive Categoria Nome Fmt RV32I Base Categoria Nome Fmt Mnemônica do RV Shifts Shift Left Logical R SLL após a publicação da edição Beta. Andrew Waterman atua como chief engineer e co-fundador da SiFive. A SiFive foi fundada pelos criadores da arquitetura RISC-V para fornecer chips personalizados de baixo ). . . . . . . 4 1.4 Um wafer de 8 polegadas de diâmetro de dies(recortes) RISC-V projetado pela SiFive. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 1.5 Tamanhos relativos0 码力 | 215 页 | 21.77 MB | 1 年前3
RISC-V 开放架构设计之道 1.0.0RISC-V 的阐释和示例能让程序员的工作更轻松。书中 RISC-V 和其他 ISA 的对比很有趣,也展示了 RISC-V 设计者做出设计决策的原因。 ——梅根·瓦克斯(Megan Wachs),博士,SiFive 工程师 类 别 名 称 类型 基础RV32I 类 别 名 称 类型 RV 助记符 移位 逻辑左移 R SLL rd,rs1,rs2 自陷 儿子们一起玩人体冲浪、骑自行车和踢足球,以及和妻子一起远足。他们在高中时期 相爱,并于 2022 年庆祝了他们的 55 周年结婚纪念日。 安德鲁·沃特曼(Andrew Waterman)是 SiFive 的总工程师和联合创始人。SiFive 由 RISC-V 架构的发明者们创办,旨在提供基于 RISC-V 的低成本定制芯片。他获加 州大学伯克利分校计算机科学博士学位。期间,他厌倦了现有指令集架构的变幻莫测, . . . . . . . . . . . 4 1.3 x86-32 aaa(ASCII Adjust after Addition)指令的功能描述。 . . . . . 4 1.4 由 SiFive 设计的直径 8 英寸的 RISC-V 芯片晶圆。 . . . . . . . . . . 6 1.5 RV32G、ARM-32、x86-32、RV32C 和 Thumb-2 程序的相对大小。0 码力 | 223 页 | 15.31 MB | 1 年前3
The RISC-V Reader:
An Open Architecture AtlasFirst Edition, 1.0.0 - 2021interesting and demonstrate why the RISC-V creators made the design decisions they did. —Megan Wachs, PhD, SiFive Engineer Category Name Fmt RV32I Base Category Name Fmt RV mnemonic Shifts 사이인 이들은 베타판이 출간된지 며칠 후에 결혼 50주년을 맞았다. Andrew Waterman은 SiFive의 수석 엔지니어 겸 공동설립자로 근무한다. RISC-V 구 조의 제작자들은 RISC-V 기반으로 저렴한 맞춤형 칩을 제공하기 위해 SiFive를 설립하 였다. Andrew는 UC Berkeley에서 컴퓨터과학 박사학위를 받았고 기존의 명령어 집합 . . . . . 4 1.3 x86-32 ASCII Adjust after Addition (aaa) 명령어 설명. . . . . . . . . . . . . 4 1.4 SiFive에서 설계한 RISC-V 다이의 직경 8인치 웨이퍼. . . . . . . . . . . . . 6 1.5 RV32G, ARM-32, x86-32, RV32C, Thumb-2와0 码力 | 232 页 | 5.16 MB | 1 年前3
SMALL IS GOING BIG: GOON MICROCONTROLLERS
DEMO THE FUTURE OF EDGE COMPUTING WEBASSEMBLY TINYGO PLAYGROUND PLAY.TINYGO.ORG DEMO RISC-V SIFIVE HIFIVE1 REV. B FREEDOM E310 RISC-V 32-BIT PROCESSOR 320 MHZ 4MB FLASH DEMO THE FUTURE IS HERE0 码力 | 100 页 | 1.40 MB | 1 年前3
THE FIRST EXPLORATION OF PROJECT SPARROWSparrow Development This will run a Zephyr RTOS shell example on RISC-V based SiFive FE310 with a Rust implementation of UART: … 1.2 renode-run crate III. Sparrow Development0 码力 | 68 页 | 13.14 MB | 1 年前3
julia 1.13.0 DEVVisionFive2, which contains a JH7110 processor based on the SiFive U74, you can set these flags as follows: MARCH := rv64gc_zba_zbb MCPU := sifive-u74 If you prefer a portable build, you could use:CHAPTER0 码力 | 2058 页 | 7.45 MB | 3 月前3
Julia 1.12.0 RC1VisionFive2, which contains a JH7110 processor based on the SiFive U74, you can set these flags as follows: MARCH := rv64gc_zba_zbb MCPU := sifive-u74 If you prefer a portable build, you could use: MARCH0 码力 | 2057 页 | 7.44 MB | 3 月前3
Julia 1.12.0 Beta4VisionFive2, which contains a JH7110 processor based on the SiFive U74, you can set these flags as follows: MARCH := rv64gc_zba_zbb MCPU := sifive-u74 If you prefer a portable build, you could use: MARCH0 码力 | 2057 页 | 7.44 MB | 3 月前3
共 12 条
- 1
- 2
相关搜索词
RISC手册v2一本开源指令指令集指南GuPrcticadeElAtlasunaArquitecturaAbiertaPrimeraEdici1.0GuiaprticoumaArquiteturaAbertaPrimeiraedi开放架构构设设计架构设计之道TheReaderAnOpenArchitectureAtlasFirstEdition2021RonEvansGoOnMicrocontrollerstinygogophercon2019pdf李枫2023RustChinaConf__SparrowFengLi20230614aofficialtemplatejulia1.13DEVJulia1.12RC1Beta4













