KiCad 5.1 原理图编辑器. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60 9 使用电气规则检查进行设计验证 63 9.1 简介 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 查看和导航层次结构树。 保留当前工作表并进入层次结构中。 调用符号库编辑器以查看和修改库和符号。 浏览符号库。 注释符号。 Eeschema 简介 9 / 151 电气规则检查器(ERC),自动验证电气连接。 调用 CvPcb 为符号分配封装。 导出网表(Pcbnew,SPICE 和其他格式)。 编辑符号字段。 生成物料清单(BOM)。 调用 Pcbnew 执行 PCB 布局。 返回导入封装分配(使用 U2A,U2B)在一起。 注释顺序 选择元件编号的顺序(水平或垂直)。 注释选择 选择指定的参考格式。 4.5 电气规则检查工具 图标 启动电子规则检查(ERC)工具。 该工具执行设计验证,能够检测被遗忘的连接和不一致。 运行 ERC 后,Eeschema 会放置标记以突出显示问题。左键单击标记后显示错误说明。还可以生成错误报告文件。 Eeschema 简介 26 / 151 40 码力 | 162 页 | 3.04 MB | 1 年前3
KiCad 5.1 原理图编辑器刷新屏幕;缩放以适应。 放大和缩小。 查看和导航层次结构树。 保留当前工作表并进入层次结构中。 调用符号库编辑器以查看和修改库和符号。 浏览符号库。 注释符号。 电气规则检查器(ERC),自动验证电气连接。 调用CvPcb为符号分配封装。 导出网表(Pcbnew,SPICE和其他格式)。 编辑符号字段。 生成物料清单(BOM)。 调用 Pcbnew 执行 PCB 布局。 返回导入封装分配(使用 U2B)在一起。 注释顺序 选择元件编号的顺序(水平或垂直)。 注释选择 选择指定的参考格式。 4.5. 电气规则检查工具 图标 启动电子规则检查(ERC)工具。 该工具执行设计验证,能够检测被遗忘的连接和不一致。 运行 ERC 后,Eeschema 会放置标记以突出显示问题。 左键单击标记后显示错 误说明。 还可以生成错误报告文件。 4.5.1. 主要 ERC 对话框 错误显示在 s, Hierarchical Schematics》章节中描述。 6.2. 一般考虑 使用 Eeschema 设计的原理图不仅仅是电子设备的简单图形表示。 它通常是开 发链的入口点,允许: 验证一组规则(ERC,电气规则检查)以检测错误和遗漏。 自动生成物料清单(BOM)。 用于仿真软件(如 SPICE)的(创建 - 定制 - 网表和文件 - 文件,生成网 表)。 (创建 - 定制 -0 码力 | 248 页 | 2.00 MB | 1 年前3
KiCad 6.0 原理图编辑器examples Inspecting a schematic Find tool Net highlighting Cross-probing from the PCB 使用电气规则检查进行设计验证 Assigning Footprints Assigning Footprints in Symbol Properties Assigning Footprints While Placing representation of an electronic device. It is normally the entry point of a development chain that allows for: 验证一组规则(ERC,电气规则检查)以检测错误和遗漏。 Automatically generating a bill of materials. 用于仿真软件(如 SPICE)的(创建 - 定制 - connection will be ignored by KiCad. 在上面的示例中,连接是通过放置在连接到引脚的导线上的标签进行的。 到总线的总线入口(45度线段)仅是图形 化的,并不是形成逻辑连接所必需的。 In fact, using the repetition command ( ), connections can be very quickly made in the following0 码力 | 141 页 | 5.23 MB | 1 年前3
KiCad 7.0 原理图编辑器Esc Esc 7 原理图创建和编辑 简介 用 KiCad 设计的原理图不仅仅是一个电子设备的简单图形表示。它通常是开发链的切入点,可用于: 根据一套规则(《ERC,电气规则检查》)进行验证,以发现错误和遗漏。 自动生成《创建自定义的网表和 BOM 文件,材料清单》。 《创建自定义网表和 BOM 文件,生成网表》用于仿真软件,如 SPICE。 《创建自定义的网表和 BOM 文件,定义电路》,用于转移到 一个引脚直接连接到总线上;这种连接方式将被 KiCad 忽略。 在上面的例子中,连接是通过放置在连接到引脚的导线上的标签来实现的。通往总线的总线入口(45 度的线段)只 是图形化的,并不是形成逻辑连接的必要条件。 事实上,使用重复命令( ),如果元件引脚以递增的顺序排列,可以非常快速地进行连接(在实践中,这种 情况常见于存储器、微处理器等元件): 放置第一个标签(例如: PCA0 )。 符号引脚之间的连接(网络)列表。 存在许多不同的网表格式。有时符号表和网表是两个独立的文件。这个网表是使用原理图设计软件的基础,因为网表 是与其他电子 CAD 软件,如 PCB 布局软件、仿真器和可编程逻辑编译器的联系。 KiCad 支持几种网表格式: KiCad 格式,可由 KiCad PCB 编辑器导入。然而,应该使用 《eeschema_schematic_to_pcb.adoc#原理图到0 码力 | 175 页 | 18.32 MB | 1 年前3
KiCad 8.0 原理图编辑器Shift Esc Esc 7 原理图创建和编辑 简介 用 KiCad 设计的原理图不仅仅是一个电子设计的简单图形表示。它通常是开发链的切入点,可用于: 根据一套规则(电气规则检查)进行验证,以发现错误和遗漏。 自动生成物料清单。 生成网表用于仿真软件,如 SPICE。 定义电路,同步到 PCB 布局布线。 原理图主要由符号、导线、标签、结点、总线和电源符号组成。为了使原理图更清晰,你可以放置纯图形元素,如总 一个引脚直接连接到总线上;这种连接方式将被 KiCad 忽略。 在上面的例子中,连接是通过放置在连接到引脚的导线上的标签来实现的。连接总线的总线入口(45 度的线段)只 是图形化的,并不是形成逻辑连接的必要条件。 事实上,使用重复命令( ),如果元件引脚以递增的顺序排列,可以非常快速地进行连接(在实践中,这种 情况常见于存储器、微处理器等元件): 放置第一个标签(例如: PCA0 )。 符号引脚之间的连接(网络)列表。 存在许多不同的网表格式。有时符号表和网表是两个独立的文件。网表是使用原理图设计软件的基础,因为网表建立 了与其他电子 CAD 软件,如 PCB 布局软件、仿真器和可编程逻辑编译器的联系。 KiCad 支持几种网表格式: KiCad 格式,可由 KiCad PCB 编辑器导入。然而,应该使用 "从原理图更新 PCB" 工具而不是将 KiCad 网表导入 PCB 编辑器。0 码力 | 190 页 | 10.16 MB | 1 年前3
KiCad 5.1 参考手册可能存在另一个名为 fp-lib-table 的默认配置文件。 它只会被用一次来创建封 装库列表; 否则列表将从头开始创建。 2.3. 修改默认配置 如果需要,可以自由修改默认的 kicad.pro 文件。 验证您是否具有 kicad/template/kicad.pro 的写入权限 运行 KiCad 并加载 kicad.pro 工程。 通过 KiCad 管理器运行 Eeschema。 修改和更新 Eeschema 时收到有关缺少库的警告,请确保在尝试重新 映射原理图之前修复缺少的库(如果它们包含原理图中的符号)。 否则, 将找不到正确的符号,您的原理图中最终会出现符号链接断开。 您可以通 过左键单击原理图中的符号并验证是否未从缓存库加载符号来对此进行测 试。 如果从缓存库加载符号,则 Eeschema 无法在系统或工程符号库中找到 您的元件。 如果需要缓存部件可供系统上的其他工程使用,则需要手动将 其集成到系统或工程库中。0 码力 | 39 页 | 224.13 KB | 1 年前3
KiCad 5.1 参考手册可能存在另一个名为 fp-lib-table 的默认配置文件。它只会被用一次来创建封装库列表; 否则列表将从头开始创建。 2.3 修改默认配置 如果需要,可以自由修改默认的 kicad.pro 文件。 验证您是否具有 kicad/template/kicad.pro 的写入权限 运行 KiCad 并加载 kicad.pro 工程。 通过 KiCad 管理器运行 Eeschema。修改和更新 Eeschema 时收到有关缺少库的警告,请确保在尝试重新映射原理图之前修复缺少的库(如 果它们包含原理图中的符号)。否则,将找不到正确的符号,您的原理图中最终会出现符号链接断开。您可以 通过左键单击原理图中的符号并验证是否未从缓存库加载符号来对此进行测试。如果从缓存库加载符号,则 Eeschema 无法在系统或工程符号库中找到您的元件。如果需要缓存部件可供系统上的其他工程使用,则需要手 动将其集成到系统或工程库中。0 码力 | 25 页 | 652.84 KB | 1 年前3
KiCad PCB 编辑器 5.1
它也可以使用“附加向导”按钮从库管理器启动。 在这里,选择了本地库选项。 此处,选择了远程库选项。 然后,向导将引导您完成添加库的步骤,这将取决于您要添加的库的类型。 下面将解释每种类型的过程。 选择一组库后,下一页将验证选项: 如果某些选定的库不正确(不支持,而不是封装库……),它们将被标记 为“无效”。 最后一个选择是要填充的封装库表: 全局表,或 项目特定表 添加现有本地库 您的计算机上可能已有本地库。 上分配回购,这样你就可以 发送拉请求。 如果您只是想在需要时更新库,则不需要这样做,您可以直接 克隆官方 KiCad 库并根据需要进行拉取。 注意 通过 Github 发送拉取请求将允许自动库标准检查器验证您提议的更 改。 有关库约定的详细信息,请参阅 KiCad Library Conventions。 2.3.8. 使用 GitHub 插件 GitHub 插件是一个特殊的插件,它提供了一个接口,用于对包含0 码力 | 304 页 | 3.02 MB | 1 年前3
KiCad PCB 编辑器 5.1
在这里,选择了本地库选项。 Pcbnew 8 / 163 此处,选择了远程库选项。 然后,向导将引导您完成添加库的步骤,这将取决于您要添加的库的类型。下面将解释每种类型的过程。 选择一组库后,下一页将验证选项: Pcbnew 9 / 163 如果某些选定的库不正确(不支持,而不是封装库⋯⋯),它们将被标记为“无效”。 最后一个选择是要填充的封装库表: • 全局表,或 • 项目特定表 2.3 上分配回购,这样你就可以发送拉请求。如果您只是想在需要时更新库,则不需要这样做,您可以直接 克隆官方 KiCad 库并根据需要进行拉取。 Note 通过 Github 发送拉取请求将允许自动库标准检查器验证您提议的更改。有关库约定的详细信息,请参阅 KiCad Library Conventions。 2.3.8 使用 GitHub 插件 GitHub 插件是一个特殊的插件,它提供了一个接口,用于对包含0 码力 | 175 页 | 4.56 MB | 1 年前3
KiCad CvPcb 5.1 参考手册根据选择的不同,将会显示这些页面中的一个, 用于让用户选择要添加的封装库列表: 此处,本地选项被选中. CvPcb 12 / 24 此处, 远程仓库选项被选中。 当一系列封装库被选中后, 下一个页面将验证选择: CvPcb 13 / 24 如果一些选中的库不正确 (不支持, 不是封装库,⋯), 它们将被标记为“不可用”。 最后一个页面是选择需要导出的封装库列表: • 全局库配置 • 仅当前工程0 码力 | 28 页 | 2.79 MB | 1 年前3
共 17 条
- 1
- 2













