KiCad PCB 编辑器 5.1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89 10.2.1 创建区域的限制 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89 10.2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103 10.9.1 创建区域限制 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103 10 杂度。 – 缺点是您始终需要记住为每个项目添加所需的每个封装库。 • 您还可以在全局和项目中专门定义封装库。 一种用法模式是全局定义最常用的库,而库只需要项目特定库表中的项目。您如何定义库没有限制。 2.3.9.1 修改 PCB 项目中的封装 将占位面积添加到 PCB 时,整个封装将复制到 PCB 文件中(.kicad_pcb )。这意味着库中的封装的更改不会自动影 响 PCB。 这也意味着您可以单独编辑0 码力 | 175 页 | 4.56 MB | 1 年前3KiCad PCB 编辑器 5.1
大大减小搜索的复杂度。 缺点是您始终需要记住为每个项目添加所需的每个封装库。 您还可以在全局和项目中专门定义封装库。 一种用法模式是全局定义最常用的库,而库只需要项目特定库表中的项目。 您如何定义库没有限制。 修改PCB项目中的封装 将占位面积添加到 PCB 时,整个封装将复制到 PCB 文件中( .kicad_pcb )。 这意味着库中的封装的更改不会自动影响 PCB。 这也意味着您可以单独编辑 节点中时单击。 首先绘制布线的方向(例如,首先,然后是对角线,或者首先是对角线,然后 是右侧)称为“布线样式”,可以使用热键“/”或按钮图像进行切换: 。 在非传统画布中布线时按住“Ctrl” 会将布线限制为单个水平或垂直段。 切换样 式变为单个差分对线段。 在路由时按住“Shift” 可以移除“捕捉到对象”的重 力。 创建新焊盘时,Pcbnew 会显示指向最近的未连接焊盘的链接。 通过双击,弹出菜单或热键“结束”结束布线。 选择参数(网名,图层……)。 打开图层并突出显示此网不是强制性的, 但这是一种很好的做法。 创建区域限制(如果不是,则将填充整个板)。 填充区域。 Pcbnew 尝试将所有区域填充为一块,通常,没有未连接的铜块。 可能会发生 一些地区仍未填补的情况。 没有网的区域没有清洁,可以有隔热区域。 10.2. 创建区域 10.2.1. 创建区域的限制 使用工具 。 有源层必须是铜层。 单击以启动区域边框时,将打开以下对话0 码力 | 304 页 | 3.02 MB | 1 年前3KiCad 5.1 原理图编辑器
以多种格式导出绘图文件(Postscript,PDF,HPGL和SVG) 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 1.2. 技术概述 Eeschema仅受可用内存的限制。 因此,对元件、元件引脚,连接或板的数量 没有实际限制。 在多张图表的情况下,表示是分层的。 Eeschema可以通过以下几种方式使用多表格图表: 简单的层次结构(每个原理图只使用一次)。 复杂的层次结构(一些原理图在多个实例中不止一次使用)。 U1.A,U1-1等) 图标比例 调整工具栏图标大小。 显示网格 网格可见性设置。 将总线和电线限制为 H 和 V 方向 如果检查,总线和 电线仅用垂直或水平线绘制。 否则, 可以在任何方向放置总线和电线。 显示隐藏的引脚: 通常显示不可见(或 隐藏 )引脚 电源引脚。 显示页面限制 如果选中,则在屏幕上显示页面边界。 符号选择器中的封装 预览 显示封装预览框和 放置新符号时的封装选择器。 们)。 这是因为工作表名称路径在内部与本地标签相关联。 注意 即使 Eeschema 中的标签没有文本长度限制,请考虑到读取生成的网表 的其他程序可能存在此类限制。 注意 避免标签中的空格,因为它们将在生成的文件中显示为单独的单词。 它不是 Eeschema 的限制,而是许多网表格式的限制,通常假设标签没 有空格。 选项: 默认格式 选中以选择 Pcbnew 作为默认格式。 还可以生成其他格式:0 码力 | 248 页 | 2.00 MB | 1 年前3KiCad 5.1 原理图编辑器
,PDF,HPGL 和 SVG) • 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 1.2 技术概述 Eeschema 仅受可用内存的限制。因此,对元件、元件引脚,连接或板的数量没有实际限制。在多张图表的情况下,表 示是分层的。 Eeschema 可以通过以下几种方式使用多表格图表: Eeschema 简介 2 / 151 • 简单的层次结构(每个原理图只使用一次)。 用于表示符号单元的后缀样式(U1A,U1.A,U1-1 等) 图标比例 调整工具栏图标大小。 显示网格 网格可见性设置。 将总线和电线限制为 H 和 V 方向 如果检查,总线和电线仅用垂直或水平线绘制。否则,可以在任 何方向放置总线和电线。 显示隐藏的引脚: 通常显示不可见(或 隐藏)引脚电源引脚。 显示页面限制 如果选中,则在屏幕上显示页面边界。 Eeschema 简介 18 / 151 符号选择器中的封装预览 是因为工作表名称路径在内部与本地标签相关联。 Note 即使 Eeschema 中的标签没有文本长度限制,请考虑到读取生成的网表的其他程序可能存在此类限制。 Note 避免标签中的空格,因为它们将在生成的文件中显示为单独的单词。它不是 Eeschema 的限制,而是许多网表格式 的限制,通常假设标签没有空格。 Eeschema 简介 24 / 151 选项: 默认格式 选中以选择 Pcbnew0 码力 | 162 页 | 3.04 MB | 1 年前3KiCad PCB 编辑器 7.0
没有必要使用网表文 件了。 F8 10 关于从 PCB 更新原理图工具的更多信息,请参见手册的《正向批注,正向批注》部分。 从头开始 也可以创建没有匹配原理图的电路板,尽管此工作流程有一些限制,不建议大多数用户使用。为此,您必须独立启动 PCB 编辑器(而不是从 KiCad 工程管理器启动)。在开始设计之前,最好保存电路板文件,该文件还将创建一个工程文 件来存储电路板设置。使用 "另存为… 时,就会使用为每个网络类定义的布线宽度和过 孔尺寸。 这些宽度和尺寸被认为是该网络类的默认或最佳尺寸。 它们不是最小或最大值。 手动将布线宽度或过孔尺 寸改为与网络类部分定义的不同的值,不会导致违反 DRC。 要将布线宽度或过孔大小限制在特定的值,请使用自定 义规则。 The lower portion of the Net Classes section lists pattern-based netclass assignments one zone will maintain clearance to the other so that they don’t short. 限制边框为 H、V 和 45 度 控制区域边框绘制工具的 初始 行为。 当这个选项被启用时,区域边框将被限制在 45 度的 角度。 请注意,在创建了区域边框之后,这个选项就没有作用了。 边框点在创建后可以自由修改。 锁定 控制区域边框对象是否被锁定。0 码力 | 119 页 | 6.87 MB | 1 年前3KiCad PCB 编辑器 6.0
the schematic symbol is updated to specify a different footprint. 从头开始 也可以创建没有匹配原理图的电路板,尽管此工作流程有一些限制,不建议大多数用户使用。为此,您必须独立启动 PCB 编辑器(而不是从 KiCad 工程管理器启动)。在开始设计之前,最好保存电路板文件,该文件还将创建一个工程文 件来存储电路板设置。使用 "另存为… 层铜层之一开始,到内层之一结束。 埋孔是机械钻孔,在内部铜层开始和结束。 允许微孔 在使用布线器放置微孔之前,必须启用此设置。 微孔是典型的激光钻孔,将外层铜 层连接到相邻的内层。 KiCad 支持单独的微孔尺寸限制,因为它们通常比机械钻孔 的埋孔小。 由线段近似的圆弧/圆 在某些情况下,KiCad 必须使用一系列直线段来近似圆形,如圆弧和圆的形状。 此 设置控制此近似所允许的最大误差:换句话说,这些线段之一上的点与圆弧或圆的真 时,就会使用为每个网络类定义的布线宽度和过 孔尺寸。 这些宽度和尺寸被认为是该网络类的默认或最佳尺寸。 它们不是最小或最大值。 手动将布线宽度或过孔尺 寸改为与网络类部分定义的不同的值,不会导致违反 DRC。 要将布线宽度或过孔大小限制在特定的值,请使用自定 义规则。 自定义规则 自定义规则部分包含一个文本编辑器,用于使用自定义规则语言创建设计规则。 自定义规则用于创建基本约束或网 络类设置没有涵盖的特定设计规则检查。0 码力 | 101 页 | 4.78 MB | 1 年前3KiCad 8.0 PCB 编辑器
要使用网表文 件了。 F8 11 关于从原理图更新PCB工具的更多信息,请参见手册的 [正向批注,正向批注] 部分。 从头开始 也可以创建一个没有匹配原理图的电路板,不过这种工作流程有一些限制,不建议大多数用户使用。为此,您必须独 立启动 PCB 编辑器(而不是从 KiCad 工程管理器启动)。在开始设计之前,最好先保存电路板文件,这也将创建一个 项目文件来存储电路板设置。 使用文件菜单中的 时,就会使用为每个网络类定义的布线宽度和过 孔尺寸。 这些宽度和尺寸被认为是该网络类的默认或最佳尺寸。 它们不是最小或最大值。 手动将布线宽度或过孔尺 寸改为与网络类部分定义的不同的值,不会导致违反 DRC。 要将布线宽度或过孔大小限制在特定的值,请使用自定 义规则。 网络类部分的下半部分列出了基于模式的网络类赋值。在 原理图编辑器文档 中解释了基于模式的网络类分配的工 作;基于模式的分配可以在 "电路板" 或原理图设置窗口中进行编辑。 控制孤立铜区域(也称为孤岛)在初始敷铜后行为。 当设置为 总是 时,敷铜区域内的孤立铜会被移除。当 设置为 从不 时,孤立区域会被搁置,并会导致该敷铜区域不与任何其他网络连接。 当设置为 低于敷铜限制 时,可以 指定一个 最小的孤岛尺寸,低于这个阈值的孤岛将被删除。 NOTE 无论 移除死铜 设置如何,死铜都不会从没有电气连接的敷铜区域中移除。 换句话说,仅可以从 具有至少一个电气连接的敷铜中移除死铜。0 码力 | 194 页 | 8.27 MB | 1 年前3KiCad 6.0 参考手册
创建新备份时,将删除最旧的备份文件,以将备份文件总数控制在此限制以下。 每日最大备份次数: 新建备份时,将删除当天创建的最旧备份文件,使其保持在该限制以下。 最小备份间隔时间: 如果触发备份 (例如保存电路板文件),如果已有备份文件超过该限制,则不会创建备份。 最大总备份大小: 创建新的备份文件时,将删除最旧的备份文件,以使备份文件目录的总大小低于该限制。 记住下次启动工程时打开的文件: 勾选后,如果0 码力 | 24 页 | 890.96 KB | 1 年前3KiCad 7.0 参考手册
创建新备份时,将删除最旧的备份文件,以将备份文件总数控制在此限制以下。 每日最大备份次数: 新建备份时,将删除当天创建的最旧备份文件,使其保持在该限制以下。 最小备份间隔时间: 如果触发备份 (例如保存电路板文件),如果已有备份文件超过该限制,则不会创建备份。 最大总备份大小: 创建新的备份文件时,将删除最旧的备份文件,以使备份文件目录的总大小低于该限制。 13 鼠标和触摸板偏好设置 缩放时居中和扭曲光标:0 码力 | 24 页 | 1.33 MB | 1 年前3KiCad 8.0 中文文档
创建新备份时,将删除最旧的备份文件,以将备份文件总数控制在此限制以下。 每日最大备份次数: 新建备份时,将删除当天创建的最旧备份文件,使其保持在该限制以下。 最小备份间隔时间: 如果触发备份 (例如保存电路板文件),如果已有备份文件超过该限制,则不会创建备份。 最大总备份大小: 创建新的备份文件时,将删除最旧的备份文件,以使备份文件目录的总大小低于该限制。 13 鼠标和触摸板偏好设置 缩放时居中和扭曲光标:0 码力 | 24 页 | 1.29 MB | 1 年前3
共 26 条
- 1
- 2
- 3